Dizer se é verdadeiro ou falso:
Um bus de dados com 16 bits permite endereçar 216 células de memória distintas
Verdadeiro, 216 = 65536 bytes
Um bus de dados com 32 bits permite endereçar no máximo 4 Gbytes de memória
Verdadeiro, 232 = 4294967296 bytes
o bus de endereços é bidireccional
Falso, é Unidireccional. O bus de dados e o bus de controlo Bidireccional
as interrupções estão na BIOS e só o fabricante pode escreve novas interrupções
Falso, também estão no DOS e podem ser alteradas pelo programador
o processador 80286, 80386 e 80486 são processadores de 16 bits
Falso, 8086, 8088, 80286 são de 16 bits; 80286 e 80386 são de 32 bits
o processador 8086, 80286 são processadores de 16 bits; 80386, 80486, Pentium4 processadores de 32 bits; Intel core2 extreme quad core processadores de 128 bits
Falso, Intel core2 e quad core são processadores de 64bits
o processador 8086 utiliza páginas de 64 kbytes
Verdadeiro
no 8086-80496 a instrução CALL incrementa o registo SP
FALSO, a instrução call decrementa o sp
no 8086-80496 a instrução PUSH coloca um dado da pilha e decrementa o registo SP
Verdadeiro,
a memória virtual no microprocessador 80286 é endereçada através de dois componentes: o selector de segmentos (16 bits) e o deslocamento (16 bits)
Falso, processador e de 2bytes logo 16 bites
os registos internos de 8088 e de 8086 têm 24 bits e são iguais nos dois processadores
Falso, no 8086 Registos internos de 16 bits
o microprocessador 8088 em modo protegido de endereçamento, tem 4 niveis de protecção
Verdadeiro, Habilita 4 níveis de proteção:
Level 0 – kernel mode, Level 1 – RARAMENTE UTILIZADO, Level 2 – RARAMENTE UTILIZADO, Level 3 – user mode
um cluster de computadores utiliza um banco de memória comum para todos os µP
Falso, um cluster de computadores utiliza memoria própria não partilhada pelos µP
a instrução OUT permite ler um dado de um porto de entrada/saída
Falso, a instrução IN permite ler um dado de um porto de entrada/saída
a instrução IN permite escrever um dado de um ponto de entrada/saída
Falso, a instrução OUT permite escrever um dado de um ponto de entrada/saída
a unidade descodificadora de um processador CISC utiliza lógica combinacional enquanto que num RISC é utilizado microcódigo
Falso, CISC utiliza microcódigo enquanto que nos RISC é utilizda lógica computacional
o formato das instruções dos CISC adaptam-se melhor aos pipelines
Falso, o formato das instruções RISC adaptam-se melhores para pipelines
durante o ciclo de leitura de dados da memória, a linha de read (RD) pulsa antes do endereço ficar disponível
Falso, RD pulsa depois do endereço ficar disponível
hyperthreading ou multi-core são designações para a mesma tecnologia
Falso
os µP core2Quad partilham todas as caches L2 entre os vários cores melhorando assim o desempenho
Falso, partilham cache L2 entre os 2 cores
Von Newman previu que o número de transitores num chip iria duplicar em cada 18 meses originando uma duplicação da capacidade de computação
Falso, Gordon Moore
diz-se que um processador é de 16 bits se o bus de dados que liga o µP à memória tiver 16 bits
Falso, os registos internos é que tem que ser de 16 bits
processador 8086 utiliza memória virtual baseada em segmentação
Falso, só aparece com o 286
no 8086 – 80486 bastam as instruções ROL, ROR para fazer divisões por 10.
Falso, excepto se for em base HEX ou BIN
a instrução ROL permite fazer multiplicações por 2 de uma palavra binária
Falso, no ROL sai o bits mais significativo, e entra no menos significativo.
o OPCODE de uma instrução RISC tem tamanho variável para melhor se adaptar a tecnologia dos pipelines
Falso, tem tamanho fixo
o bus PCI Express transfere os dados de forma paralela e mais rápida
Falso, transfere de modo serie
o bus PCI Express permite maiores taxas de transferência porque tem mais pinos que os seus antecessores (PCI, ISA, EISA)
Falso, PCI Express tem menos pinos que PCI. Trabalha com mais frequência.
a uart é unidade responsável pela troca de dados entre disco e memória sem intervenção directa do CPU
???
a uart é a unidade responsável pelas comunicações via porto RS232
Verdadeiro
as interrupções podem ser geradas pelo software e ou pelo hardware
Verdadeiro
a unidade de DMA (direct memory Access) permite transferir dados do disco para a memória sem intervenção directa do processador
Verdadeiro
em sistemas SMP o problema da coerência de cache não se verifica se o sistema tiver uma memoria central partilhada por todos os µP
Falso, se o sistema tiver uma memoria central partilhada então vai haver problemas de coerência de cache.
0 comentários:
Enviar um comentário